Buscar en Google Scholar
Título: Procesador segmentado para fines académicos usando HDL
Campo OCDE: https://purl.org/pe-repo/ocde/ford#2.02.01
Fecha de publicación: 2015
Institución: Universidad Nacional Mayor de San Marcos
Resumen: Desarrolla el diseño de un procesador segmentado con la finalidad de ayudar a los estudiantes en el aprendizaje del desempeño de este tipo de procesadores, principalmente cuando se presentan conflictos con relación a la secuencia de instrucciones utilizadas y sus dependencias. Para ello se utilizan técnicas hardware, tales como el adelantamiento de datos, inserción de burbujas, y anticipación de riesgos. Estos métodos se aplican para la arquitectura MIPS que consta de una segmentación de 5 etapas y cumple con las características de la arquitectura ISA tipo RISC empleada ampliamente en la temática de “Arquitectura de Computadoras”. El método empleado es desarrollar cada vez una nueva versión del procesador adaptado para solucionar el nuevo paradigma mostrando la mejora en su desempeño luego de hacerlo, así tendremos una versión que muestra la solución por riesgos de dependencia de datos. Otra versión del procesador para el caso en que una instrucción dependa del dato de una instrucción de carga, para finalmente realizar una última versión que solucione las dependencias debido a las bifurcaciones, que vienen a ser las más características y que presenta dificultad de asimilar en esta parte de la temática, tanto por la poca afición a la lectura del estudiantado como a la baja comprensión lectora que se tiene. El proceso de ver los eventos y simularlos más que solo verlos estáticamente permitirá una mejor y rápida comprensión de estos fenómenos así como su interacción al modificar los programas y el hardware del procesador respectivo.
Nota: El documento digital no refiere asesor; Publicación a texto completo no autorizada por el autor
Disciplina académico-profesional: Microelectrónica
Institución que otorga el grado o título: Universidad Nacional Mayor de San Marcos. Facultad de Ingeniería Electrónica y Eléctrica. Unidad de Posgrado
Grado o título: Magíster en Microelectrónica
Jurado: Pachecho Luján, Werner Wimer; Sotelo López, Carlos Alberto; Chávez Irazabal, Wilbert; Aguilar Vásquez, Francisco Santiago; Rojas Tuya, Santiago Fidel
Fecha de registro: 25-oct-2018; 25-oct-2018



IMPORTANTE
La información contenida en este registro es de entera responsabilidad de la universidad, institución o escuela de educación superior que administra el repositorio académico digital donde se encuentra el trabajo de investigación y/o proyecto, los cuales son conducentes a optar títulos profesionales y grados académicos. SUNEDU no se hace responsable por los contenidos accesibles a través del Registro Nacional de Trabajos de Investigación – RENATI.