Buscar en Google Scholar
Título: Estudio del diseño de un amplificador CMOS basado en un par diferencial complementario para adquisición de señales neuronales
Asesor(es): Saldaña Pumarica, Julio César
Campo OCDE: http://purl.org/pe-repo/ocde/ford#2.02.01
Fecha de publicación: 1-feb-2021
Institución: Pontificia Universidad Católica del Perú
Resumen: En el presente trabajo de investigación se indican los fundamentos del diseño de un amplificador de instrumentación CMOS de 180 nm basado en un par diferencial complementario en sistemas de adquisición de señales neuronales. Estas señales pueden poseer una magnitud en el rango de microvoltios a decenas de milivoltios, con una frecuencia de hasta 10 KHz. La topología del modelo solución a desarrollar es fully differential de dos etapas. Además, es necesario considerar una etapa AC-coupled para reducir el offset del electrodo. Se hace énfasis en el estudio de un amplificador de baja potencia y de bajo ruido referido a la entrada, siendo este último requerimiento crítico según el marco problemático, por lo que los estudios recomiendan un valor menor o igual a 5 μVRMS. Bajo estos requerimientos, los lineamientos para la primera etapa del amplificador están basados en un par diferencial complementario. Asimismo, el estudio está orientado a emplearse mediante la tecnología TSMC 180 nm.
Disciplina académico-profesional: Ciencias con mención en Ingeniería Electrónica
Institución que otorga el grado o título: Pontificia Universidad Católica del Perú. Facultad de Ciencias e Ingeniería
Grado o título: Bachiller en Ciencias con mención en Ingeniería Electrónica
Fecha de registro: 2-feb-2021; 2-feb-2021



Este ítem está sujeto a una licencia Creative Commons Licencia Creative Commons Creative Commons