Look-up in Google Scholar
Title: Estudio del diseño de un amplificador CMOS basado en un par diferencial complementario para adquisición de señales neuronales
Advisor(s): Saldaña Pumarica, Julio César
OCDE field: http://purl.org/pe-repo/ocde/ford#2.02.01
Issue Date: 1-Feb-2021
Institution: Pontificia Universidad Católica del Perú
Abstract: En el presente trabajo de investigación se indican los fundamentos del diseño de un amplificador de instrumentación CMOS de 180 nm basado en un par diferencial complementario en sistemas de adquisición de señales neuronales. Estas señales pueden poseer una magnitud en el rango de microvoltios a decenas de milivoltios, con una frecuencia de hasta 10 KHz. La topología del modelo solución a desarrollar es fully differential de dos etapas. Además, es necesario considerar una etapa AC-coupled para reducir el offset del electrodo. Se hace énfasis en el estudio de un amplificador de baja potencia y de bajo ruido referido a la entrada, siendo este último requerimiento crítico según el marco problemático, por lo que los estudios recomiendan un valor menor o igual a 5 μVRMS. Bajo estos requerimientos, los lineamientos para la primera etapa del amplificador están basados en un par diferencial complementario. Asimismo, el estudio está orientado a emplearse mediante la tecnología TSMC 180 nm.
Discipline: Ciencias con mención en Ingeniería Electrónica
Grade or title grantor: Pontificia Universidad Católica del Perú. Facultad de Ciencias e Ingeniería
Grade or title: Bachiller en Ciencias con mención en Ingeniería Electrónica
Register date: 2-Feb-2021; 2-Feb-2021



This item is licensed under a Creative Commons License Creative Commons