Look-up in Google Scholar
Full metadata record
Ochoa de la Cruz, Félix Daniel
Pariona Lozano, Eduardo Joel
2019-11-06T21:17:36Z
2019-11-06T21:17:36Z
2019-11-06T21:17:36Z
2019-11-06T21:17:36Z
2019
https://hdl.handle.net/20.500.12867/2343
Campus Lima Centro (sede)
El presente trabajo de investigación consiste en diseñar un sistema electrónico basado en FPGA y Visión artificial con el propósito de controlar el tráfico vehicular en la Av. Abancay. La corriente teórica en la que se basa el trabajo de investigación son las técnicas para el procesamiento de imágenes digitales, donde mediante 4 cámaras digitales, uno por sentido de vía, se logra hacer capturas de imágenes a una resolución de 1028x720 px, los cuales son enviados mediante el protocolo Ethernet hacia el FPGA que en primera fase ejecutará códigos de pre-procesamiento; aquí se preparará la imagen para ser usada en una red neuronal encargada de detectar cuando las vías estén completamente vacía. Dentro de esta fase encontraremos los comandos ejecutados sobre la imagen, entre ellos esta: la conversión a escala de grises; ecualización por histogramas; suavizado morfológico; interpolación y sustracción de background. Como segunda fase dentro del FPGA tenemos el procesamiento que se encargará de realizar los cálculos y comparaciones para poder representar el flujo vehicular dentro del área de interés donde según las características de este flujo vehicular se hará el control de semaforización del cruce de avenidas. Con la ejecución de este dispositivo electrónico se obtiene: la Adquisición de imágenes de la vía a evaluar y almacenamiento en la memoria del FPGA como matriz de intensidades, la Identificación de intrusión de autos en la vía por medio de la red neuronal MLP, clasificación de los niveles de congestión vehicular y la reducción de congestión vehicular. En conclusión, el sistema electrónico diseñado presenta alto grado de rendimiento en cuanto a los procesos o funciones asignados. (es_PE)
Trabajo de investigación (es_PE)
application/pdf (es_PE)
spa (es_PE)
Universidad Tecnológica del Perú (es_PE)
info:eu-repo/semantics/openAccess (es_PE)
https://creativecommons.org/licenses/by-nc-nd/4.0/ (es_PE)
Universidad Tecnológica del Perú (es_PE)
Repositorio Institucional - UTP (es_PE)
Sistemas electrónicos (es_PE)
Field-programmable gate array - FPGA (es_PE)
Diseño de un sistema electrónico basado en FPGA y visión artificial para el control de tráfico vehicular en la avenida Abancay (es_PE)
info:eu-repo/semantics/bachelorThesis (es_PE)
Universidad Tecnológica del Perú. Facultad de Ingeniería (es_PE)
Ingeniería Electrónica (es_PE)
Bachiller (es_PE)
Bachiller en Ingeniería Electrónica (es_PE)
PE (es_PE)
https://purl.org/pe-repo/ocde/ford#2.02.01 (es_PE)
Pregrado (degree)
http://purl.org/pe-repo/renati/level#bachiller (es_PE)
48447094
71802834
712026 (es_PE)
http://purl.org/pe-repo/renati/type#trabajoDeInvestigacion (es_PE)
Privada societaria
info:eu-repo/semantics/publishedVersion (es_PE)



This item is licensed under a Creative Commons License Creative Commons