Look-up in Google Scholar
Title: Diseño y simulación de un inversor trifásico de 0.5 kW aplicando la técnica de modulación de ancho de pulso de vector espacial
OCDE field: https://purl.org/pe-repo/ocde/ford#2.02.01
Issue Date: 4-Oct-2011
Institution: Pontificia Universidad Católica del Perú
Abstract: Actualmente se utiliza diversas técnicas de modulación de ancho de pulso (PWM) para el control de diversos dispositivos de potencia como variadores de velocidad, inversores, UPS, etc. Este trabajo de Tesis desarrolla la modulación de ancho de pulso de Vector Espacial (SVPWM) para el diseño y simulación de un Inversor Trifásico para obtener una señal de salida senoidal con una frecuencia y voltaje variable. Primero se expone la problemática a la cual se enfrenta los inversores trifásicos y la modulación SVPWM. Mencionando la tendencia y los recursos tecnológicos para el desarrollo de estos dispositivos de potencia en nuestro país, así como las diversas aplicaciones de los mismos. Después se describe todos los conceptos generales e importantes para poder abordar el tema de la modulación vectorial como el de los inversores. Se explica los principios para desarrollar un control vectorial de un inversor trifásico a partir de la modulación SVPWM, siendo su principal característica la de sustituir todo el sistema trifásico por un solo vector cuya velocidad de giro con el paso del tiempo refleja la frecuencia. Luego, se plantea las hipótesis y objetivos a los cuales se quiere llegar con este trabajo de Tesis; seguido del desarrollo de los diversos diagramas que representan el sistema a diseñar y la respectiva selección de componentes a utilizar. Por último, los conceptos establecidos y los diagramas planteados, se complementan con la muestra y descripción de los diversos diseños de la estructura de un inversor trifásico, y con las simulaciones de la técnica de control vectorial (SVPWM) para poder lograr una onda de salida muy similar a una senoidal con una baja distorsión armónica y unas mínimas pérdidas por conmutación.
Discipline: Ingeniería Electrónica
Grade or title grantor: Pontificia Universidad Católica del Perú. Facultad de Ciencias e Ingeniería
Grade or title: Ingeniero Electrónico
Register date: 4-Oct-2011; 4-Oct-2011



This item is licensed under a Creative Commons License Creative Commons