Look-up in Google Scholar
Full metadata record
Vallejos Laos, Jaime Alberto
Estalla Quinteros, Brayan Lui
2024-08-21T20:50:44Z
2024-08-21T20:50:44Z
2024
https://hdl.handle.net/20.500.12952/9166
El presente trabajo de tesis tiene como objetivo principal el diseño e implementación de un generador de señales de radiofrecuencia para transmisor de radar ionosonda que está basado en el SDR Red Pitaya Signal Lab 250-12 que comprende de un FPGA SoC Zynq 7020 y puede transmitir señales moduladas con un barrido de frecuencias desde 1 MHz hasta 25 MHz. Para el diseño se utiliza el entorno de desarrollo Vivado de Xilinx-AMD. La síntesis del hardware se basa en el lenguaje VHDL y el estilo de descripción comportamental para los módulos controlador SPI, mapa de registros, oscilador controlado numéricamente (NCO), modulador BPSK y OOK, multiplexor y un módulo de sincronismo con entrada de clock de referencia de GPS de 10Mhz y trigger para el inicio de envío de las señales. Luego se agrega el Ip Core Clocking Wizard que nos permite elevar la frecuencia interna de clock del FPGA a 250 MHz. Los módulos mencionados e Ip Cores se integran utilizando el estilo de descripción estructural con la herramienta Create Design Block en el software Vivado. Finalmente se realizaron simulaciones con banco de pruebas (test bench), pruebas de funcionamiento en el laboratorio de IDI y en la estación del radar ionosonda “Vertical Incidence Pulsed Ionospheric Radar” (VIPIR). (es_PE)
application/pdf (es_PE)
spa (es_PE)
Universidad Nacional del Callao (es_PE)
info:eu-repo/semantics/openAccess (es_PE)
https://creativecommons.org/licenses/by/4.0/ (es_PE)
Ionosonda (es_PE)
Red Pitaya (es_PE)
SDR (es_PE)
Sondeo ionosférico (es_PE)
Diseño e implementación de un generador de señales de radiofrecuencia basado en FPGA SOC para la operación de un transmisor de radar ionosonda en el radio observatorio de Jicamarca (es_PE)
info:eu-repo/semantics/bachelorThesis (es_PE)
Universidad Nacional del Callao. Facultad de Ingeniería Eléctrica y Electrónica (es_PE)
Ingeniería electrónica (es_PE)
Ingeniero electrónico (es_PE)
PE (es_PE)
https://purl.org/pe-repo/ocde/ford#2.02.01 (es_PE)
https://purl.org/pe-repo/renati/level#tituloProfesional (es_PE)
08786103
https://orcid.org/0000-0003-4519-4657 (es_PE)
76658936
712049 (es_PE)
Astocondor Villar, Jacob
Borjas Castañeda, Julio César
Mendoza Apaza, Fernando
Cuzcano Rivas, Abilio Bernardino
https://purl.org/pe-repo/renati/type#tesis (es_PE)
Pública



This item is licensed under a Creative Commons License Creative Commons